Анотація: Розглядається різні технології реалізації логічних елементів.
Логічні елементи транзисторних-транзисторної логіки
Схеми транзисторних-транзисторної логіки (ТТЛ) базуються на біполярних транзисторах npn-структури. Базовим елементом (рис. 16.1) даної технології є схема І-НЕ. Логічне множення здійснюється за рахунок властивостей многоеміттерного транзистора VT1 [1]. При подачі хоча б одного логічного нуля на емітери цього транзистора замикається ланцюг: +5 В, опір R1, перехід база-емітер, земля на вході. При цьому транзистори VT2 і VT3 залишаються закритими. Тому вихідна ланцюг не замкнута, падіння напруги в ній немає, отже, в точці F на виході схеми буде потенціал джерела живлення, тобто логічна одиниця. Виконується правило І-НЕ [2]: при подачі хоча б одного нуля на виході схеми отримали логічну одиницю.
Мал. 16.1. Базовий елемент І-НЕ на ТТЛ
При подачі логічної одиниці на всі входи схеми замикається ланцюг: +5 В, опір R2, транзистор VT2, опір R3. земля. Отже, на базу вихідного транзистора VT3 подається потенціал. достатній для його відкриття (відповідає падінню напруги на опорі R3). Через відкритий транзистор VT3 замикається буферна ланцюг: +5 В, опір R4, транзистор VT3, земля. Отже, на виході F буде потенціал. відповідний падіння напруги на відкритому транзисторі VT3, тобто 0.4 В. Таким чином, F = 0.
На рис. 16.2 представлений логічний елемент АБО-НЕ. Роз'єднання здійснюється за рахунок монтажного з'єднання транзисторів VT3 і VT4. Замикання буферної ланцюги (стан F = 0) в цьому випадку можливо при замиканні хоча б однієї з ланцюгів, що проходять через опору R2 і R3. Ці ланцюги замикаються в тому випадку, якщо на входи подається хоча б одна логічна одиниця. Таким чином, виконується правило АБО-НЕ [2]: при подачі хоча б однієї одиниці на виході схеми отримаємо логічний нуль.
При заміні в схемі І-НЕ многоеміттерного транзистора VT1 на одноеміттерний виходить інвертор (рис. 16.3).