Інтегральні мікросхеми регістрів (приклади) - студопедія

Інтегральні мікросхеми регістрів, як і інші мікросхеми, мають додаткові керуючі входи, що розширюють їх функціональні можливості і роблять їх універсальними. Як приклад розглянемо мікросхему К155ІР13.

К155ІР13 - це 8-розрядний реверсивний регістр зсуву з можливістю паралельного запису інформації. УДО цього регістра наведено на малюнку 57. Вивчивши призначення вхідних і вихідних сигналів, легко засвоїти функціональні можливості мікросхеми та особливості її застосування.

Малюнок 57 Реверсивний регістр зсуву і запису інформації К155ІР13

Малюнок 58 буферний регістр КР580ІР82:

а) - функціональна схема, б) - УДО

Регістр складається з 8-і D-тригерів, тактіруемих фронтом, і 8-й елементів з трьома вихідними станами. Схема управління побудована на двох елементах АБО-НЕ.

Якщо на вхід надійде дозволяючий сигнал низького рівня, а на вхід STB - сигнал високого рівня, то інформація з входів передається на виходи. Після переходу сигналу на вході STB з високого рівня на низький, інформація, записана в регістр, зберігається до появи наступного дозволяючого сигналу на вході STB. Сигнал високого рівня переводить висновки DO0-DO7 в 3-е (високоомне) стан.

Таким чином, мікросхема може працювати в трьох режимах:

- = 0, STB = 1 - режим шинного формувача;

- = 0, STB = 0 - режим засувки:

- = 1 - 3-е стан (режим відключення від навантаження).

Багаторежимний буферний регістр (МБР) К589ІР12 є універсальним 8-й розрядним регістром, що складається з D-тригерів та вихідних буферних схем з 3-ма стійкими станами. МБР має також вбудовану селективну логіку: «Схема управління режимами» і окремий D-тригер для формування запиту на переривання центрального процесора.

МБР призначений для використання в якості портів введення інформації в МП від зовнішніх пристроїв, або портів виведення інформації з МП в зовнішні пристрої.

Функціональна схема МБР і його УДО наведені на малюнку 59, а, б.

Малюнок 59 МБР К589ІР12: а) Функціональна схема, б) УДО.

Схема управління режимами (D1, D2, D4) в залежності від поєднання керуючих сигналів C, ВР, забезпечує:

- Запис вхідної інформації від зовнішнього пристрою за сигналами. або вихідної інформації за сигналами;

- Зберігання інформації за сигналами;

- Видачу інформації за сигналами;

- Передачу вхідної інформації на вихід (режим шинного формувача) за сигналами.

Схема управління переривань (D3, D5, D6) формує запит на переривання для МП після закінчення сигналу запису інформації в МБР від зовнішнього пристрою по спаду сигналу «C». Скидання сигналу здійснюється по входу тригером D5 при виборі кристала мікропроцесором для зчитування інформації, а також при початковій установці МБР сигналом «R».

Схожі статті